DIAGRAM 線図・(配線)図・(フロー)図
2011年08月11日
目次はこちら
DIAGRAM 線図・(配線)図・(フロー)図
$$ FIG. 2 is a diagram showing fibre routing of the assembly of FIG. 1; / 図2は、図1の集合体のファイバ経路を示す線図である。(USP6418264)
$$ FIG. 2 is a diagram illustrating the communications between the users of the interactive data retrieval system shown in FIG. 1; / 【図2】図1に示した対話型データ検索システムのユーザー間の通信を説明する線図である。(USP5559936)
$$ FIG. 6 is a schematic wiring diagram of the illumination system of FIGS. 1, 2A and 2B showing the partially independent addressing of the PIC microprocessor; / 【図6】図1、図2A及び図2Bの照明システムの概略的な配線図であって、PICマイクロプロセッサの部分的に独立したアドレス指定を示している。(USP6433483)
$$ FIG. 11 is a diagram of an alternative format to that shown in FIG. 10. / 図11は、図10に示されるフォーマットの代わりのフォーマットの図である。(USP01046481)
$$ FIG. 10 is a diagram illustrating a queue management approach employed in preferred embodiments of the present invention. / 【図10】本発明の好適な実施例に用いられる待ち行列管理方法を示す図である。(USP02018462)
$$ FIG. 8 is a flow diagram representing a "search" function; / 第8図は、「サーチ」機能を表す流れ図である。(USP02042917)
$$ FIG. 1 is a simple block diagram illustrating an adaptive filter; and / 図1は適応フィルタを示す簡略ブロック図である。(USP5987485)
$$ FIG. 2 is a block diagram showing the components of an embodiment of the invention; and / 図2は、本発明の実施の形態の構成部分を示すブロック図である。(USP6469680)
$$ FIG. 6 is a block diagram illustrating apparatus for the simultaneous creation of NTSC and PAL rates. / そして、 図6はNTSC及びPALレートの同時制作用の装置を図示するブロック図である。(USP6480232)
$$ FIG. 20B is a block diagram for explaining the operation of the line of FIG. 20A; (USP6349526)
目次はこちら
DIAGRAM 線図・(配線)図・(フロー)図
$$ FIG. 2 is a diagram showing fibre routing of the assembly of FIG. 1; / 図2は、図1の集合体のファイバ経路を示す線図である。(USP6418264)
$$ FIG. 2 is a diagram illustrating the communications between the users of the interactive data retrieval system shown in FIG. 1; / 【図2】図1に示した対話型データ検索システムのユーザー間の通信を説明する線図である。(USP5559936)
$$ FIG. 6 is a schematic wiring diagram of the illumination system of FIGS. 1, 2A and 2B showing the partially independent addressing of the PIC microprocessor; / 【図6】図1、図2A及び図2Bの照明システムの概略的な配線図であって、PICマイクロプロセッサの部分的に独立したアドレス指定を示している。(USP6433483)
$$ FIG. 11 is a diagram of an alternative format to that shown in FIG. 10. / 図11は、図10に示されるフォーマットの代わりのフォーマットの図である。(USP01046481)
$$ FIG. 10 is a diagram illustrating a queue management approach employed in preferred embodiments of the present invention. / 【図10】本発明の好適な実施例に用いられる待ち行列管理方法を示す図である。(USP02018462)
$$ FIG. 8 is a flow diagram representing a "search" function; / 第8図は、「サーチ」機能を表す流れ図である。(USP02042917)
$$ FIG. 1 is a simple block diagram illustrating an adaptive filter; and / 図1は適応フィルタを示す簡略ブロック図である。(USP5987485)
$$ FIG. 2 is a block diagram showing the components of an embodiment of the invention; and / 図2は、本発明の実施の形態の構成部分を示すブロック図である。(USP6469680)
$$ FIG. 6 is a block diagram illustrating apparatus for the simultaneous creation of NTSC and PAL rates. / そして、 図6はNTSC及びPALレートの同時制作用の装置を図示するブロック図である。(USP6480232)
$$ FIG. 20B is a block diagram for explaining the operation of the line of FIG. 20A; (USP6349526)
目次はこちら
※このブログではブログの持ち主が承認した後、コメントが反映される設定です。